Abstract:
In this paper, we present a CMOS-to-ECL converter and pad driver, to provide true negative ECL outputs from a positive-supply CMOS ASIC. The circuit exploits negative fee...Show MoreMetadata
Abstract:
In this paper, we present a CMOS-to-ECL converter and pad driver, to provide true negative ECL outputs from a positive-supply CMOS ASIC. The circuit exploits negative feedback loops to precisely set the output voltages corresponding to 0 and 1 logic ECL levels, and a high speed current switch to allow a bit rate of hundreds of Mb/s. Simulations using 0.18 /spl mu/m CMOS technology show a bit-rate in excess of 1 Gb/s, with high tolerance to temperature, load resistance and capacitance values.
Date of Conference: 23-26 May 2005
Date Added to IEEE Xplore: 25 July 2005
Print ISBN:0-7803-8834-8
ISSN Information:
Dipartimento di Ingegneria Elettronica, Universita La Sapienza, Rome, Italy
Dipartimento di Ingegneria Elettronica, Universita La Sapienza, Rome, Italy
Dipartimento di Ingegneria Elettronica, Universita La Sapienza, Rome, Italy
Dipartimento di Ingegneria Elettronica, Universita La Sapienza, Rome, Italy
Dipartimento di Ingegneria Elettronica, Universita La Sapienza, Rome, Italy
Dipartimento di Ingegneria Elettronica, Universita La Sapienza, Rome, Italy
Dipartimento di Ingegneria Elettronica, Universita La Sapienza, Rome, Italy
Dipartimento di Ingegneria Elettronica, Universita La Sapienza, Rome, Italy
Dipartimento di Ingegneria Elettronica, Universita La Sapienza, Rome, Italy
Dipartimento di Ingegneria Elettronica, Universita La Sapienza, Rome, Italy
Dipartimento di Ingegneria Elettronica, Universita La Sapienza, Rome, Italy
Dipartimento di Ingegneria Elettronica, Universita La Sapienza, Rome, Italy